Microcontroladores ARM FS32K116LFT0VLFT: MCU S32K116 MCU de 32 bits, ARM Cortex-M0+
♠ Descrición do produto
Atributo do produto | Valor do atributo |
Fabricante: | NXP |
Categoría do produto: | Microcontroladores ARM - MCU |
Directiva RoHS: | Detalles |
Serie: | S32K1xx |
Embalaxe: | Bandexa |
Marca: | Semicondutores NXP |
Sensible á humidade: | Si |
Tipo de produto: | Microcontroladores ARM - MCU |
Cantidade do paquete de fábrica: | 250 |
Subcategoría: | Microcontroladores - MCU |
Alias de número de peza: | 935385261557 |
• Características de funcionamento
– Rango de tensión: de 2,7 V a 5,5 V
– Rango de temperatura ambiente: de -40 °C a 105 °C para o modo HSRUN, de -40 °C a 150 °C para o modo RUN
• Núcleo Arm™ Cortex-M4F/M0+, CPU de 32 bits
– Admite unha frecuencia de ata 112 MHz (modo HSRUN) con 1,25 Dhrystone MIPS por MHz
– Arm Core baseado na arquitectura Armv7 e Thumb®-2 ISA
– Procesador de sinal dixital integrado (DSP)
– Controlador de interrupcións vectorizadas aniñadas configurable (NVIC)
– Unidade de coma flotante de precisión simple (FPU)
• Interfaces de reloxo
– Oscilador externo rápido (SOSC) de 4 a 40 MHz con reloxo de entrada cadrada externo de CC de ata 50 MHz en modo de reloxo externo
– Oscilador RC interno rápido de 48 MHz (FIRC)
– Oscilador RC interno lento de 8 MHz (SIRC)
– Oscilador de baixa potencia (LPO) de 128 kHz
– Bucle de bloqueo en fase do sistema (SPLL) de ata 112 MHz (HSRUN)
– Ata 20 MHz TCLK e 25 MHz SWD_CLK
– Reloxo externo contador en tempo real de 32 kHz (RTC_CLKIN)
• Xestión de enerxía
– Núcleo Arm Cortex-M4F/M0+ de baixo consumo con excelente eficiencia enerxética
– Controlador de xestión de enerxía (PMC) con varios modos de enerxía: HSRUN, RUN, STOP, VLPR e VLPS. Nota: As escrituras/borrados de CSEc (seguridade) ou EEPROM activarán indicadores de erro no modo HSRUN (112 MHz) porque este caso de uso non se pode executar simultaneamente. O dispositivo terá que cambiar ao modo RUN (80 MHz) para executar escrituras/borrados de CSEc (seguridade) ou EEPROM.
– Funcionamento con control de reloxo e baixo consumo compatible con periféricos específicos.
• Memoria e interfaces de memoria
– Ata 2 MB de memoria flash de programa con ECC
– FlexNVM de 64 KB para memoria flash de datos con emulación ECC e EEPROM. Nota: As escrituras/borrados de CSEc (seguridade) ou EEPROM activarán indicadores de erro no modo HSRUN (112 MHz) porque este caso de uso non se pode executar simultaneamente. O dispositivo terá que cambiar ao modo RUN (80 MHz) para executar escrituras/borrados de CSEc (seguridade) ou EEPROM.
– Ata 256 KB de SRAM con ECC
– Ata 4 KB de FlexRAM para usar como emulación de SRAM ou EEPROM
– Ata 4 KB de caché de código para minimizar o impacto no rendemento das latencias de acceso á memoria
– QuadSPI con soporte HyperBus™
• Analóxico de sinal mixto
– Ata dous convertidores analóxico-dixital (ADC) de 12 bits con ata 32 entradas analóxicas por módulo
– Un comparador analóxico (CMP) con conversor dixital-analóxico (DAC) de 8 bits interno
• Funcionalidade de depuración
– Combina o porto de depuración JTAG por cable serie (SWJ-DP)
– Depuración de vixilancia e rastrexo (DWT)
– Macrocélula de traza de instrumentación (ITM)
– Unidade de interface de porto de proba (TPIU)
– Unidade de parche e punto de interrupción flash (FPB)
• Interface home-máquina (HMI)
– Ata 156 pines GPIO con funcionalidade de interrupción
– Interrupción non enmascarable (NMI)
• Interfaces de comunicación
– Ata tres módulos de receptor/transmisor asíncrono universal de baixa potencia (LPUART/LIN) con soporte DMA e baixa dispoñibilidade de enerxía
– Ata tres módulos de interface periférica serie de baixa potencia (LPSPI) con soporte DMA e baixa dispoñibilidade de enerxía
– Ata dous módulos de circuíto interintegrado de baixa potencia (LPI2C) con soporte DMA e baixa dispoñibilidade de potencia
– Ata tres módulos FlexCAN (con soporte opcional para CAN-FD)
– Módulo FlexIO para a emulación de protocolos de comunicación e periféricos (UART, I2C, SPI, I2S, LIN, PWM, etc.).
– Ata unha Ethernet de 10/100 Mbps con compatibilidade con IEEE1588 e dous módulos de interface de audio síncrona (SAI).
• Seguridade e protección
– O Motor de Servizos Criptográficos (CSEc) implementa un conxunto completo de funcións criptográficas tal e como se describe na Especificación Funcional SHE (Extensión de Hardware Seguro). Nota: As escrituras/borrados de CSEc (seguridade) ou EEPROM activarán indicadores de erro no modo HSRUN (112 MHz) porque este caso de uso non se pode executar simultaneamente. O dispositivo terá que cambiar ao modo RUN (80 MHz) para executar as escrituras/borrados de CSEc (seguridade) ou EEPROM.
– Número de identificación único (ID) de 128 bits
– Código corrector de erros (ECC) en memorias flash e SRAM
– Unidade de protección da memoria do sistema (MPU do sistema)
– Módulo de comprobación de redundancia cíclica (CRC)
– Organismo de vixilancia interno (WDOG)
– Módulo de vixilancia externa (EWM)
• Temporización e control
– Ata oito módulos FlexTimers (FTM) de 16 bits independentes, que ofrecen ata 64 canles estándar (IC/OC/PWM)
– Un temporizador de baixo consumo de 16 bits (LPTMR) con control de activación flexible
– Dous bloques de retardo programables (PDB) con sistema de disparo flexible
– Un temporizador de interrupción de baixa potencia (LPIT) de 32 bits con 4 canles
– Contador en tempo real de 32 bits (RTC)
• Paquete
– Opcións de encapsulado QFN de 32 pines, LQFP de 48 pines, LQFP de 64 pines, LQFP de 100 pines, MAPBGA de 100 pines, LQFP de 144 pines, LQFP de 176 pines
• DMA de 16 canles con ata 63 fontes de solicitude mediante DMAMUX