Microcontroladores SPC5605BK0VLL6 de 32 bits: MCU BOLERO, cable de Cu de 1 M
♠ Descrición do produto
Atributo do produto | Valor do atributo |
Fabricante: | NXP |
Categoría do produto: | Microcontroladores de 32 bits - MCU |
Directiva RoHS: | Detalles |
Serie: | MPC5605B |
Estilo de montaxe: | SMD/SMT |
Paquete/Caixa: | LQFP-100 |
Núcleo: | e200z0 |
Tamaño da memoria do programa: | 768 kB |
Tamaño da RAM de datos: | 64 kB |
Largura do bus de datos: | 32 bits |
Resolución ADC: | 10 bits, 12 bits |
Frecuencia máxima de reloxo: | 64 MHz |
Número de E/S: | 77 E/S |
Tensión de alimentación - Mín.: | 3 V |
Tensión de alimentación - Máx.: | 5,5 V |
Temperatura mínima de funcionamento: | - 40 °C |
Temperatura máxima de funcionamento: | + 105 °C |
Cualificación: | AEC-Q100 |
Embalaxe: | Bandexa |
Marca: | Semicondutores NXP |
Tipo de RAM de datos: | SRAM |
Tipo de interface: | CAN, I2C, LIN, SPI |
Sensible á humidade: | Si |
Serie de procesadores: | MPC560xB |
Produto: | MCU |
Tipo de produto: | Microcontroladores de 32 bits - MCU |
Tipo de memoria de programa: | Flash |
Cantidade do paquete de fábrica: | 90 |
Subcategoría: | Microcontroladores - MCU |
Temporizadores de vixilancia: | Temporizador de vixilancia |
Alias de número de peza: | 935325828557 |
Peso unitario: | 0,024170 onzas |
♠Ficha técnica do microcontrolador MPC5607B
Esta familia de microcontroladores de sistema en chip (SoC) de 32 bits é o último logro nos controladores de aplicacións integradas para automóbiles. Pertence a unha familia en expansión de produtos centrados na automoción deseñados para abordar a próxima onda de aplicacións de electrónica de carrozaría dentro do vehículo.
O núcleo do procesador anfitrión e200z0h, avanzado e rendible, desta familia de controladores para automóbiles cumpre coa tecnoloxía Power Architecture e só implementa a APU (Unidade de Procesador Auxiliar) VLE (codificación de lonxitude variable), o que proporciona unha densidade de código mellorada. Funciona a velocidades de ata 64 MHz e ofrece un procesamento de alto rendemento optimizado para un baixo consumo de enerxía. Aproveita a infraestrutura de desenvolvemento dispoñible dos dispositivos Power Architecture actuais e conta con controladores de software, sistemas operativos e código de configuración para axudar nas implementacións dos usuarios.
• Problema único, complexo de núcleo de CPU de 32 bits (e200z0h)
— Cumpre coa categoría de tecnoloxía integrada Power Architecture®
— Conxunto de instrucións mellorado que permite a codificación de lonxitude variable (VLE) para reducir a pegada do tamaño do código. Coa codificación opcional de instrucións mixtas de 16 bits e 32 bits, é posible conseguir unha redución significativa da pegada do tamaño do código.
• Ata 1,5 MB de memoria flash de código integrado compatible co controlador de memoria flash
• Memoria flash de datos no chip de 64 (4 × 16) KB con ECC
• Ata 96 KB de SRAM no chip
• Unidade de protección da memoria (MPU) con 8 descritores de rexión e granularidade de rexión de 32 bytes en certos membros da familia (consulte a Táboa 1 para obter máis detalles).
• Controlador de interrupcións (INTC) capaz de xestionar 204 fontes de interrupcións con prioridade seleccionable
• Bucle de fase bloqueada con modulación de frecuencia (FMPLL)
• Arquitectura de conmutación de barra cruzada para acceso simultáneo a periféricos, Flash ou RAM desde varios bus masters
• Controlador eDMA de 16 canles con múltiples fontes de solicitude de transferencia mediante multiplexor DMA
• O módulo de asistencia de arranque (BAM) admite a programación Flash interna a través dunha ligazón en serie (CAN ou SCI)
• O temporizador admite canles de E/S que proporcionan unha gama de funcións de captura de entrada de 16 bits, comparación de saída e modulación por ancho de pulso (eMIOS)
• 2 conversores analóxico-dixitais (ADC): un de 10 bits e outro de 12 bits
• Unidade de disparo cruzado para permitir a sincronización das conversións ADC cun evento de temporizador desde o eMIOS ou o PIT
• Ata 6 módulos de interface periférica en serie (DSPI)
• Ata 10 módulos de interface de comunicación serie (LINFlex)
• Ata 6 módulos CAN completos (FlexCAN) mellorados con búferes configurables
• 1 módulo de interface de circuíto interintegrado (I2C)
• Ata 149 pines de propósito xeral configurables que admiten operacións de entrada e saída (dependendo do paquete)
• Contador en tempo real (RTC)
• Fonte de reloxo procedente dun oscilador interno de 128 kHz ou 16 MHz que admite o espertar autónomo cunha resolución de 1 ms e un tempo máximo de espera de 2 segundos
• Compatibilidade opcional con RTC con fonte de reloxo procedente dun oscilador de cristal externo de 32 kHz, que admite o espertar cunha resolución de 1 segundo e un tempo de espera máximo de 1 hora
• Ata 8 temporizadores de interrupción periódica (PIT) con resolución de contador de 32 bits
• Interface de desenvolvemento Nexus (NDI) segundo IEEE-ISTO 5001-2003 Clase Dous Plus
• Probas de dixitalización de límites de dispositivos/placas compatibles co Grupo de Acción de Probas Conxuntas (JTAG) do IEEE (IEEE 1149.1)
• Regulador de tensión integrado (VREG) para a regulación da subministración de entrada para todos os niveis internos