SPC5605BK0VLL6 Microcontroladores de 32 bits – MCU BOLERO 1M Cu WIRE

Descrición curta:

Fabricante: NXP

Categoría de produto: Microcontroladores integrados

Folla de datos: SPC5605BK0VLL6

Descrición:IC MCU 32BIT 768KB FLASH 100LQFP

Estado RoHS: RoHS Compliant


Detalle do produto

características

Etiquetas de produtos

♠ Descrición do produto

Atributo do produto Valor do atributo
Fabricante: NXP
Categoría do produto: Microcontroladores de 32 bits - MCU
RoHS: Detalles
Serie: MPC5605B
Estilo de montaxe: SMD/SMT
Paquete/Estuche: LQFP-100
Núcleo: e200z0
Tamaño da memoria do programa: 768 kB
Tamaño da RAM de datos: 64 kB
Ancho do bus de datos: 32 bits
Resolución ADC: 10 bits, 12 bits
Frecuencia de reloxo máxima: 64 MHz
Número de E/S: 77 E/S
Tensión de alimentación - mín.: 3 V
Tensión de alimentación - Máx.: 5,5 V
Temperatura mínima de funcionamento: - 40 C
Temperatura máxima de funcionamento: + 105 C
Cualificación: AEC-Q100
Embalaxe: Bandexa
Marca: NXP Semicondutores
Tipo de RAM de datos: SRAM
Tipo de interface: CAN, I2C, LIN, SPI
Sensible á humidade: Si
Serie de procesadores: MPC560xB
Produto: MCU
Tipo de produto: Microcontroladores de 32 bits - MCU
Tipo de memoria do programa: Flash
Cantidade do paquete de fábrica: 90
Subcategoría: Microcontroladores - MCU
Temporizadores de Watchdog: Temporizador Watchdog
Parte # Aliases: 935325828557
Peso unitario: 0,024170 oz

 

♠ Folla de datos do microcontrolador MPC5607B

Esta familia de microcontroladores system-on-chip (SoC) de 32 bits é o último logro en controladores integrados de aplicacións automotrices.Pertence a unha familia en expansión de produtos enfocados á automoción deseñados para abordar a próxima onda de aplicacións electrónicas da carrocería dentro do vehículo.

O núcleo do procesador principal e200z0h avanzado e económico desta familia de controladores de automóbiles cumpre coa tecnoloxía Power Architecture e só implementa a APU (Unidade de procesador auxiliar) VLE (codificación de lonxitude variable), proporcionando unha densidade de código mellorada.Funciona a velocidades de ata 64 MHz e ofrece un procesamento de alto rendemento optimizado para un baixo consumo de enerxía.Aproveita a infraestrutura de desenvolvemento dispoñible dos dispositivos de Power Architecture actuais e é compatible con controladores de software, sistemas operativos e código de configuración para axudar coas implementacións dos usuarios.


  • Anterior:
  • Seguinte:

  • • Número único, complexo de núcleo de CPU de 32 bits (e200z0h)

    — Cumpre coa categoría de tecnoloxía integrada Power Architecture®

    — Conxunto de instrucións mellorado que permite a codificación de lonxitude variable (VLE) para reducir o tamaño do código.Coa codificación opcional de instrucións mixtas de 16 e 32 bits, é posible conseguir unha redución significativa do tamaño do código.

    •Ata 1,5 MB de memoria flash de código no chip compatible co controlador de memoria flash

    • Memoria flash de datos integrada en chip de 64 (4 × 16) KB con ECC

    • Ata 96 KB de SRAM no chip

    • Unidade de protección de memoria (MPU) con 8 descritores de rexión e granularidade de rexión de 32 bytes en certos membros da familia (consulte a Táboa 1 para obter máis información).

    • Controlador de interrupcións (INTC) capaz de xestionar 204 fontes de interrupción de prioridade seleccionable

    • Lazo de bloqueo de fase modulado en frecuencia (FMPLL)

    • Arquitectura de conmutador de barra transversal para acceso simultáneo a periféricos, Flash ou RAM desde varios bus mestres

    • Controlador eDMA de 16 canles con múltiples fontes de solicitude de transferencia mediante multiplexor DMA

    • Módulo de asistencia de arranque (BAM) admite programación interna de Flash mediante un enlace en serie (CAN ou SCI)

    • O temporizador admite canles de E/S que proporcionan unha gama de funcións de captura de entrada de 16 bits, comparación de saída e modulación de ancho de pulso (eMIOS)

    • 2 conversores analóxico a dixital (ADC): un de 10 bits e outro de 12 bits

    • Cross Trigger Unit para activar a sincronización das conversións ADC cun evento de temporizador desde eMIOS ou PIT

    • Ata 6 módulos de interface serial peripheral interface (DSPI).

    • Ata 10 módulos de interface de comunicación en serie (LINFlex).

    • Ata 6 módulos CAN completos mellorados (FlexCAN) con búfers configurables

    • 1 módulo de interface de circuíto interintegrado (I2C).

    • Ata 149 pinos de propósito xeral configurables que admiten operacións de entrada e saída (depende do paquete)

    • Contador en tempo real (RTC)

    • Fonte de reloxo do oscilador interno de 128 kHz ou 16 MHz que admite activación autónoma cunha resolución de 1 ms con tempo de espera máximo de 2 segundos

    • Soporte opcional para RTC con fonte de reloxo desde un oscilador de cristal externo de 32 kHz, compatible coa activación cunha resolución de 1 segundo e un tempo de espera máximo de 1 hora

    • Ata 8 temporizadores de interrupción periódica (PIT) con resolución de contador de 32 bits

    • Interface de desenvolvemento de Nexus (NDI) segundo IEEE-ISTO 5001-2003 Class Two Plus

    • As probas de exploración de límites do dispositivo/placa admitidas por Joint Test Action Group (JTAG) de IEEE (IEEE 1149.1)

    • Regulador de tensión en chip (VREG) para a regulación da alimentación de entrada para todos os niveis internos

    Produtos relacionados